logo

Crowdly

40959 Estructura de Computadores

Looking for 40959 Estructura de Computadores test answers and solutions? Browse our comprehensive collection of verified answers for 40959 Estructura de Computadores at aep25.ulpgc.es.

Get instant access to accurate answers and detailed explanations for your course questions. Our community-driven platform helps students succeed!

Al usar la unidad de control microprogramada, ¿qué campo y con qué valor provoca que se escriba en el banco de registros utilizando el campo rd del registro IR como número de registro y el contenido del registro SalidaALU como dato?

(Respuesta: <nombre de campo><espacio>=<espacio><valor>. Ej. Control ALU = Add)

(Campos: Control ALU, Etiqueta, Fuente1, Fuente2, Control de registros, Memoria, Control EscrPC, Secuenciación)

(Contenido de los campos: Add, Subt, Func Code, PC, A, B, 4, Extend, Read, Write ALU, Write MDR, Read PC, Read, ALU, Write ALU, ALU, SalidaALU-cond, Jump Address, Seq, Fetch, Dispatch i)

View this question

¿A qué estado de la unidad de control implementada como una Máquina de Moore se corresponde la escritura en registro de las instrucciones de tipo load?

Respuesta: Estado <número> (<Estado><espacio><número>. ej: Estado 11)

View this question

Al usar la unidad de control microprogramada, ¿qué campo y con qué valor provoca que se lea de memoria usando el registro SalidaALU como dirección y se escriba el resultado en el registro MDR?

(Respuesta: <nombre de campo><espacio>=<espacio><valor>. Ej. Control ALU = Add)

(Campos: Control ALU, Etiqueta, Fuente1, Fuente2, Control de registros, Memoria, Control EscrPC, Secuenciación)

(Contenido de los campos: Add, Subt, Func Code, PC, A, B, 4, Extend, Read, Write ALU, Write MDR, Read PC, Read, ALU, Write ALU, ALU, SalidaALU-cond, Jump Address, Seq, Fetch, Dispatch i)

View this question

Al contrario que la implementación monociclo, la implementación multiciclo del MIPS permite que una unidad funcional pueda ser utilizada más de una vez por una instrucción dentro de un mismo ciclo de reloj.

View this question

¿Por medio de qué señal o señales de control y con qué valor se indica que el identificador del registro destino viene determinado por el campo rt?

(Respuesta: <nombre de la señal>=<número>. Ej. LeerMem=0)

(nombres

de señales: LeerMem, EscrMem, MemaReg, EscrIR, EscrPC,

EscrPCCond, EscrEPC, EscrCausa, FuentePC,

ALUop, SelALUA, SelALUB, EscrReg, RegDest, IoD)

View this question

En la implementación multiciclo del MIPS el número de ciclos necesario para ejecutar una instrucción no es el mismo para todas las instrucciones.

View this question

¿Por medio de qué señal o señales de control y con qué valor se indica que la dirección en la que comienza la rutina de tratamiento de una excepción se envía para su escritura en el PC?

(Respuesta: <nombre de la señal>=<número>. Ej. LeerMem=0)

(nombres de señales: LeerMem, EscrMem, MemaReg, EscrIR, EscrPC, EscrPCCond, EscrEPC, EscrCausa, FuentePC, ALUop, SelALUA, SelALUB, EscrReg, RegDest, IoD)

View this question

La especificación de una unidad de control mediante una representación gráfica es útil para máquinas de estados pequeñas pero ininteligible para máquinas de estados más grandes.

View this question

Dado que el diseño estudiado usa sincronización por flanco, se puede leer el contenido de un registro que se vaya a escribir ya que el nuevo valor no será accesible hasta el siguiente ciclo de reloj.

View this question

Para interpretar correctamente la máquina de estados finitos que representa la unidad de control, toda señal que no esté explícitamente activada en una transición se considera como indeterminada.

View this question

Want instant access to all verified answers on aep25.ulpgc.es?

Get Unlimited Answers To Exam Questions - Install Crowdly Extension Now!