logo

Crowdly

Browser

Add to Chrome

Systèmes élec. & informatiques (MESISI120424)

Looking for Systèmes élec. & informatiques (MESISI120424) test answers and solutions? Browse our comprehensive collection of verified answers for Systèmes élec. & informatiques (MESISI120424) at learning.devinci.fr.

Get instant access to accurate answers and detailed explanations for your course questions. Our community-driven platform helps students succeed!

Ce code permet de générer un signal PWM dont le rapport cyclique en % est de: ( donner la valeur numerique  en %)

View this question

Soit le circuit suivant:

0%
100%
0%
View this question

Soit le sketch ci dessous:

Que vaut la distance (en mm) entre l'obstacle et et le capteur ultrason de distance HSR04

0%
0%
0%
100%
0%
0%
0%
View this question

Pour réaliser un compteur qui compte jusqu'à 7 et recommence

0%
0%
0%
100%
0%
View this question

Quelle est la formule pour calculer la température en degrés Celsius à partir de la tension de sortie du TMP36 ?

100%
0%
0%
0%
0%
View this question

Quelle (es) affirmation (s) est (sont) vraie (s)?

0%
100%
100%
0%
View this question

Le circuit intégrés 74 HC4051:

choisir le ou les affirmations correctes:

         

0%
0%
0%
0%
0%
0%
0%
View this question

74HC393, quelle (es)  affirmation (s) est fausse (s) ?

The 74HC/HCT393 are 4-bit binary ripple counters with separate clocks (1CP and 2 CP) and master reset (1MR and 2MR) inputs to each counter. The operation of each half of the "393" is the same as the "93" except no external

clock connections are required.

The counters are triggered by a HIGH-to-LOW transition of the clock inputs. The counter outputs are internally connected to provide clock inputs to succeeding stages.

0%
0%
100%
100%
View this question

74HC393, quelle (es)  affirmation (s) est fausse (s) ?

The 74HC/HCT393 are 4-bit binary ripple counters with separate clocks (1CP and 2 CP) and master reset (1MR and 2MR) inputs to each counter. The operation of each half of the "393" is the same as the "93" except no external

clock connections are required.

The counters are triggered by a HIGH-to-LOW transition of the clock inputs. The counter outputs are internally connected to provide clock inputs to succeeding stages.

0%
0%
0%
0%
View this question

Dans un montage Arduino, on effectue les connexions sur le 74HC4051 suivantes :

  • S0 est reliée à une broche numérique et reçoit un niveau logique HIGH

  • S1 est reliée à une broche numérique et reçoit un niveau logique LOW

  • S2 est reliée à la masse (GND)

  • E est reliée à la masse (GND)

Quel canal est connecté à Z ?

0%
0%
0%
0%
0%
0%
0%
0%
0%
View this question

Want instant access to all verified answers on learning.devinci.fr?

Get Unlimited Answers To Exam Questions - Install Crowdly Extension Now!

Browser

Add to Chrome