logo

Crowdly

Browser

Add to Chrome

Systèmes élec. & informatiques (MESISI120424)

Looking for Systèmes élec. & informatiques (MESISI120424) test answers and solutions? Browse our comprehensive collection of verified answers for Systèmes élec. & informatiques (MESISI120424) at learning.devinci.fr.

Get instant access to accurate answers and detailed explanations for your course questions. Our community-driven platform helps students succeed!

Ce code permet de générer un signal PWM dont le rapport cyclique en % est de: ( donner la valeur numerique  en %)

View this question

Comment peut-on limiter le compteur 74HC393 à compter uniquement de 0 à 3, puis le faire recommencer automatiquement ?

0%
0%
0%
0%
0%
0%
View this question

The 74HC74 is dual positive edge triggered D-type flip-flop. They have individual data (nD), clock (nCP), set (nSD) and reset (nRD) inputs, and complementary nQ and nQ outputs. Data at the nD-input, that meets the set-up and hold time requirements on the LOW-to-HIGH clock transition, is stored in the flip-flop and appears at the nQ output.

Quelle affirmation est fausse?

0%
0%
0%
0%
0%
View this question

Dans un montage Arduino, on effectue les connexions sur le 74HC4051 suivantes :

  • S0 est reliée à une broche numérique et reçoit un niveau logique HIGH

  • S1 est reliée à une broche numérique et reçoit un niveau logique LOW

  • S2 est reliée à la masse (GND)

  • E est reliée à la masse (GND)

Quel canal est connecté à Z ?

0%
0%
0%
0%
0%
0%
0%
0%
0%
View this question

Le circuit ci-dessous est alimenté avec un signal PWM (e(t) est un signal PWM) on peut récupérer la tension moyenne du signal :

0%
0%
0%
View this question

Soit le circuit suivant:

0%
0%
0%
View this question

The 74HC74 is dual positive edge triggered D-type flip-flop. They have individual data (nD), clock (nCP), set (nSD) and reset (nRD) inputs, and complementary nQ and nQ outputs. Data at the nD-input, that meets the set-up and hold time requirements on the LOW-to-HIGH clock transition, is stored in the flip-flop and appears at the nQ output.

Quelle affirmation est fausse?

0%
0%
0%
0%
0%
View this question

74HC74, quelle est l'affirmation fausse ?

On note que :
  • H = High-level = « 1 » logique
  • L = Low-level =  « 0 » logique
  • I = Input
  • O = Output
  • Une

    tension en entrée > VIH  est un H logique,

  • Une

    tension en entrée < VIL  est un L logique,

  • Le

    comportement du composant n’est pas défini pour une tension intermédiaire

    (entre VIL et VIH) !

50%
50%
50%
0%
View this question

Pour réaliser un compteur qui compte jusqu'à 3 et recommence

0%
100%
0%
0%
0%
View this question

int outPin = 9 ;

void setup() {

pinMode(outPin, OUTPUT);

}

void loop() {

digitalWrite(outPin, HIGH);

delay(50);

digitalWrite(outPin, LOW);

delay(200);

}

Le rapport cyclique en %:

0%
0%
0%
0%
100%
100%
0%
View this question

Want instant access to all verified answers on learning.devinci.fr?

Get Unlimited Answers To Exam Questions - Install Crowdly Extension Now!

Browser

Add to Chrome