logo

Crowdly

Arvuti arhitektuur ja riistvara II (LOFY.03.012)

Looking for Arvuti arhitektuur ja riistvara II (LOFY.03.012) test answers and solutions? Browse our comprehensive collection of verified answers for Arvuti arhitektuur ja riistvara II (LOFY.03.012) at moodle.ut.ee.

Get instant access to accurate answers and detailed explanations for your course questions. Our community-driven platform helps students succeed!

Küsimuste

vastamiseks kasutage toodud joonist ja seal kasutatud lühendeid (Loogika kõrget

tähistame „1“-ga, loogika madalat signaali „0“-ga, kui lahenduse jaoks ei ole oluline

kas on kõrge või madal või kui antud ühendusele pole vaja midagi saata valige „

x „.

Et anda

pinnist Pxn välja kõrge signaal peab andmesiinil olema

ja

-i tuleb saata

, seejärel peab andmesiinil olema
ja WRx-i tuleb saata
ning PUD-i saata
.

Kui

nüüd on tarvis väljund Pxn uuesti madalaks saada peab andmesiinil olema

ja

-i tuleb saata
.

On ka

teine võimalus kuidas muuta väljundi väärtust, nimelt kui andmesiinil on 1 ja

-i

saata

muutub väljund Pxn oma staatust, see tähendab et kui oli enne kõrge(1)

siis peale seda on madal(0) või vastupidi.

Peale „reseti“

(sama kui esmakordne käivitus) on kõikides joonisel näidatud registrites

väärtused 0-id nii et ka Pxn on määratud sisendiks kuna DDRx registris on 0 ja

ei pea midagi saatma et pinni muuta sisendiks. Küll aga kui me kasutame Pxn, et selle külge lisada näiteks

nupp mille teine kontakt on ühendatud maaga tuleks tõmmata Pxn pinn kõrgeks(1)

sisemiselt, et saada kvaliteetsem signaal. Selle jaoks peab andmesiinil olema

ja

-i tuleb saata 1

Kuna elektroonika

toimib kellataktis aga välismõjud ei pruugi seda takti jälgida on oluline

sünkroniseerida signaal mida saab Pxn pinn kellataktiga. Kellatakt on signaal

mis on poole ajast kõrge ja poole ajast madal ning muudab oma staatust alati

samas rütmis. Igasugune sünkroniseerimine sisaldab endas tavaliselt mingisugust

ajalist nihet(me ootame, et midagi läheks õigesse „takti“).

Oletame,

et eelnevalt pinn Pxn-i külge ühendatud nuppu vajutatakse ja madal signaal

jõuab sünkroniseerimis skeemini olukorras kus kellatakt on madal. PINx registrisse

loetakse andmeid ainult tõusva kellatakti ajal.

kellatakti tõusuga on madal

väärtus jõudnud läbi sünkroniseerimis skeemi PINx registrisse

Palun vasta küsimuse kõikidele osadele.
View this question

Küsimuste

vastamiseks kasutage toodud joonist ja seal kasutatud lühendeid (Loogika kõrget

tähistame „1“-ga, loogika madalat signaali „0“-ga, kui lahenduse jaoks ei ole oluline

kas on kõrge või madal või kui antud ühendusele pole vaja midagi saata valige „

x „.

Et anda

pinnist Pxn välja kõrge signaal peab andmesiinil olema

ja

-i tuleb saata

, seejärel peab andmesiinil olema
ja WRx-i tuleb saata
ning PUD-i saata
.

Kui

nüüd on tarvis väljund Pxn uuesti madalaks saada peab andmesiinil olema

ja

-i tuleb saata
.

On ka

teine võimalus kuidas muuta väljundi väärtust, nimelt kui andmesiinil on 1 ja

-i

saata

muutub väljund Pxn oma staatust, see tähendab et kui oli enne kõrge(1)

siis peale seda on madal(0) või vastupidi.

Peale „reseti“

(sama kui esmakordne käivitus) on kõikides joonisel näidatud registrites

väärtused 0-id nii et ka Pxn on määratud sisendiks kuna DDRx registris on 0 ja

ei pea midagi saatma et pinni muuta sisendiks. Küll aga kui me kasutame Pxn, et selle külge lisada näiteks

nupp mille teine kontakt on ühendatud maaga tuleks tõmmata Pxn pinn kõrgeks(1)

sisemiselt, et saada kvaliteetsem signaal. Selle jaoks peab andmesiinil olema

ja

-i tuleb saata 1

Kuna elektroonika

toimib kellataktis aga välismõjud ei pruugi seda takti jälgida on oluline

sünkroniseerida signaal mida saab Pxn pinn kellataktiga. Kellatakt on signaal

mis on poole ajast kõrge ja poole ajast madal ning muudab oma staatust alati

samas rütmis. Igasugune sünkroniseerimine sisaldab endas tavaliselt mingisugust

ajalist nihet(me ootame, et midagi läheks õigesse „takti“).

Oletame,

et eelnevalt pinn Pxn-i külge ühendatud nuppu vajutatakse ja madal signaal

jõuab sünkroniseerimis skeemini olukorras kus kellatakt on madal. PINx registrisse

loetakse andmeid ainult tõusva kellatakti ajal.

kellatakti tõusuga on madal

väärtus jõudnud läbi sünkroniseerimis skeemi PINx registrisse

View this question

Vali vastusevariandid mis iseloomustavad enamustes aktiivsetes elektroonika komponentides leiduvad kaitse dioode. (Valed vastused annavad miinuspunkte)

0%
0%
0%
0%
0%
View this question

Märgi vastused mis iseloomustavad Texas Instrument-i mikrokontrollerit TMS1000

(Valed vastused annavad miinus punkte)

0%
0%
0%
0%
0%
View this question

Märgi omadused mis iseloomustavad Intel 4004 protsessor kiipi

(Valed vastused annavad miinuspunkte)

0%
0%
0%
0%
0%
View this question

Kas aeglasema kiirusega PCIe liidesesiini pessa saab panna kiirema PCIe liidesesiiniga kaardi?

Vali kõik õiged väited. Valed vastused annavad miinuspunkte!

0%
0%
0%
0%
View this question

PLL (Phase-Locked Loop) taktigeneraatoreid kasutatakse:

Vali kõik õiged vastused.

NB! Valed vastused annabad miinuspunkte!

0%
0%
0%
0%
0%
View this question

Mitme paralleelse kanalipaariga (edasi tagasi) saab PCIe liidesesiin standardi järgselt olla?

0%
0%
0%
0%
0%
0%
0%
0%
0%
0%
0%
0%
0%
0%
View this question

Milliseid eeliseid annab diferentsiaalse signaaliedastuse kasutamine?

Vali kõik õiged variandid.

NB! valed vastused annavad miinuspunkte!

0%
0%
0%
0%
0%
View this question

Want instant access to all verified answers on moodle.ut.ee?

Get Unlimited Answers To Exam Questions - Install Crowdly Extension Now!