logo

Crowdly

Комп'ютерна логіка

Looking for Комп'ютерна логіка test answers and solutions? Browse our comprehensive collection of verified answers for Комп'ютерна логіка at vns.lpnu.ua.

Get instant access to accurate answers and detailed explanations for your course questions. Our community-driven platform helps students succeed!

На R та S входи RS-тригера протягом 16 тактів подаються 16-бітні послідовності двійкових сигналів, які описуються 16-ковими числами A9F4 та B0E5, відповідно. Біти цих кодів з однаковими номерами з'являються на входах тригера одночасно з початком чергового такту. У 1-му такті на входи тригера подаються старші біти кодів (біти з номером 15), у 16-му такті - молодші біти (з номером 0). Визначити 16-вий код К, який утвориться з послідовності станів інверсного виходу тигера за 16 тактів (з 1-го по 16-ий такт). Початковий стан тригера - 0. Як відповідь записати число Kmod15. Вважати, що в ситуації, коли можливе виникнення генерації , стан виходу тригера не змінюється.
View this question
Визначити і підкреслити мінімальну розрядність зворотного зв'язку (кількість біт у 16-ковій системі числення) в автоматі Мура, якщо кількість станів у яких він може знаходитися, дорівнює 746
View this question
Визначити і підкреслити мінімальну розрядність зворотного зв'язку (кількість біт у 16-ковій системі числення) в автоматі Мура, якщо кількість станів у яких він може знаходитися, дорівнює 63
View this question
Визначити і підкреслити мінімальну розрядність зворотного зв'язку (кількість біт у 16-ковій системі числення) в автоматі Мура, якщо кількість станів у яких він може знаходитися, дорівнює 31
View this question
Який абзацний відступ (T, міліметрів) встановлено за стилями кафедри ЕОМ для маркованих абзаців тексту документа? Відповідь дати у вигляді (10T)mod15.
View this question
Визначити і підкреслити мінімальну розрядність зворотного зв'язку (кількість біт у 16-ковій системі числення) в автоматі Мура, якщо кількість станів у яких він може знаходитися, дорівнює 25
View this question
Помножувач здійснює операцію над 16-ковими цілими і додатніми 8 бітним множеним M і 4-бітним множником N. Множення починається з молодших розрядів множника із зсувом часткових сум S праворуч. 1-а часткова сума утворюється додаваннм першого і другого часткових добутків (які утворюються множенням на 0-ий і 1-ий розряди множника, відповідно). Після знаходження кожного наступного часткового добутку обраховується значення наступної часткової суми S. Якою буде 2-га часткова сума S, якщо M =C2, N = 3? На початку S=0. Результат записати як Smod15.
View this question
Помножувач здійснює операцію над 16-ковими цілими і додатніми 8 бітним множеним M і 4-бітним множником N. Множення починається з молодших розрядів множника із зсувом часткових сум S праворуч. 1-а часткова сума утворюється додаваннм першого і другого часткових добутків (які утворюються множенням на 0-ий і 1-ий розряди множника, відповідно). Після знаходження кожного наступного часткового добутку обраховується значення наступної часткової суми S. Якою буде 2-га часткова сума S, якщо M =EE, N = 0? На початку S=0. Результат записати як Smod15.
View this question
Скільки рівних 1 ознак P проходження переносів сформують однобітні суматори, які працюють в складі 16-бітного суматора з паралельним переносом, у якому виконується додавання двох 16-кових чисел: E294 та 2962?
View this question
Скільки рівних 1 двійкових переносів сформують повні однорозрядні двійкові суматори, які утворюють 16-бітний суматор з наскрізним переносом, у якому виконується додавання двох 16-кових чисел: 857B та A14E?
View this question

Want instant access to all verified answers on vns.lpnu.ua?

Get Unlimited Answers To Exam Questions - Install Crowdly Extension Now!