logo

Crowdly

Browser

Додати до Chrome

Systèmes élec. & informatiques (MESISI120424)

Шукаєте відповіді та рішення тестів для Systèmes élec. & informatiques (MESISI120424)? Перегляньте нашу велику колекцію перевірених відповідей для Systèmes élec. & informatiques (MESISI120424) в learning.devinci.fr.

Отримайте миттєвий доступ до точних відповідей та детальних пояснень для питань вашого курсу. Наша платформа, створена спільнотою, допомагає студентам досягати успіху!

Pour réaliser un compteur qui compte jusqu'à 7 et recommence

0%
100%
0%
0%
0%
Переглянути це питання

Pour réaliser un compteur qui compte jusqu'à 3 et recommence

0%
0%
0%
0%
0%
Переглянути це питання

Quelle est la formule pour calculer la température en degrés Celsius à partir de la tension de sortie du TMP36 ?

0%
0%
0%
0%
0%
Переглянути це питання

Soit le circuit suivant:

0%
0%
100%
Переглянути це питання

74HC74, quelle est l'affirmation fausse ?

On note que :
  • H = High-level = « 1 » logique
  • L = Low-level =  « 0 » logique
  • I = Input
  • O = Output
  • Une tension en entrée > VIH  est un H logique,
  • Une tension en entrée < VIL  est un L logique,
  • Le comportement du composant n’est pas défini pour une tension intermédiaire (entre VIL et VIH) !

0%
0%
0%
0%
Переглянути це питання

Soit le circuit suivant:

0%
100%
0%
Переглянути це питання

Ce code permet de générer un signal PWM dont le rapport cyclique en % est de: ( donner la valeur numerique  en %)

Переглянути це питання

Ce code permet de générer un signal PWM dont le rapport cyclique en % est de: ( donner la valeur numerique  en %)

Переглянути це питання

La tension moyenne d'un signal PWM ayant un rapport cyclique de 20% et une amplitude Vcc=10V est:

0%
0%
0%
0%
100%
0%
Переглянути це питання

74HC393, quelle (es)  affirmation (s) est fausse (s) ?

The 74HC/HCT393 are 4-bit binary ripple counters with separate clocks (1CP and 2 CP) and master reset (1MR and 2MR) inputs to each counter. The operation of each half of the "393" is the same as the "93" except no external

clock connections are required.

The counters are triggered by a HIGH-to-LOW transition of the clock inputs. The counter outputs are internally connected to provide clock inputs to succeeding stages.

0%
0%
0%
0%
Переглянути це питання

Хочете миттєвий доступ до всіх перевірених відповідей на learning.devinci.fr?

Отримайте необмежений доступ до відповідей на екзаменаційні питання - встановіть розширення Crowdly зараз!

Browser

Додати до Chrome