logo

Crowdly

Browser

Додати до Chrome

Systèmes élec. & informatiques (MESISI120424)

Шукаєте відповіді та рішення тестів для Systèmes élec. & informatiques (MESISI120424)? Перегляньте нашу велику колекцію перевірених відповідей для Systèmes élec. & informatiques (MESISI120424) в learning.devinci.fr.

Отримайте миттєвий доступ до точних відповідей та детальних пояснень для питань вашого курсу. Наша платформа, створена спільнотою, допомагає студентам досягати успіху!

74HC393, quelle (es)  affirmation (s) est fausse (s) ?

The 74HC/HCT393 are 4-bit binary ripple counters with separate clocks (1CP and 2 CP) and master reset (1MR and 2MR) inputs to each counter. The operation of each half of the "393" is the same as the "93" except no external

clock connections are required.

The counters are triggered by a HIGH-to-LOW transition of the clock inputs. The counter outputs are internally connected to provide clock inputs to succeeding stages.

100%
0%
0%
0%
Переглянути це питання

Dans un montage Arduino, on effectue les connexions sur le 74HC4051 suivantes :

  • S0 est reliée à une broche numérique et reçoit un niveau logique HIGH

  • S1 est reliée à une broche numérique et reçoit un niveau logique LOW

  • S2 est reliée à la masse (GND)

  • E est reliée à la masse (GND)

Quel canal est connecté à Z ?

0%
0%
0%
0%
0%
0%
0%
0%
100%
Переглянути це питання

74HC74, quelle est l'affirmation fausse ?

100%
0%
0%
0%
Переглянути це питання

La tension moyenne d'un signal PWM ayant un rapport cyclique de 20% et une amplitude Vcc=10V est:

0%
0%
0%
0%
100%
0%
Переглянути це питання

74HC74, quelle est l'affirmation fausse ?

On note que :
  • H = High-level = « 1 » logique
  • L = Low-level =  « 0 » logique
  • I = Input
  • O = Output
  • Une tension en entrée > VIH  est un H logique,
  • Une tension en entrée < VIL  est un L logique,
  • Le comportement du composant n’est pas défini pour une tension intermédiaire (entre VIL et VIH) !

100%
0%
0%
0%
Переглянути це питання

int outPin = 9 ;

void setup() {

pinMode(outPin, OUTPUT);

}

void loop() {

digitalWrite(outPin, HIGH);

delay(50);

digitalWrite(outPin, LOW);

delay(200);

}

Le rapport cyclique en %:

0%
0%
0%
0%
0%
0%
0%
Переглянути це питання

Le circuit ci-dessous est alimenté avec un signal PWM (e(t) est un signal PWM) on peut récupérer la tension moyenne du signal :

0%
0%
0%
Переглянути це питання

74HC74, quelle est l'affirmation fausse ?

On note que :
  • H = High-level = « 1 » logique
  • L = Low-level =  « 0 » logique
  • I = Input
  • O = Output
  • Une tension en entrée > VIH  est un H logique,
  • Une tension en entrée < VIL  est un L logique,
  • Le comportement du composant n’est pas défini pour une tension intermédiaire (entre VIL et VIH) !

0%
0%
0%
0%
Переглянути це питання

Soit le circuit suivant:

0%
0%
0%
Переглянути це питання

74HC393, quelle(es) affirmation (s) est vraie (s)?

The master resets are active-HIGH asynchronous inputs to each 4-bit counter identified by the "1" and "2" in the pin description.

A HIGH level on the nMR input overrides the clock and sets the outputs LOW.

0%
0%
0%
0%
0%
Переглянути це питання

Хочете миттєвий доступ до всіх перевірених відповідей на learning.devinci.fr?

Отримайте необмежений доступ до відповідей на екзаменаційні питання - встановіть розширення Crowdly зараз!

Browser

Додати до Chrome